找回密码
 注册
关于网站域名变更的通知

怎么应对PCB串扰?

2024-9-2 14:18| 查看: 96| 评论: 0

摘要: 电子产品的发展,朝着小体积、高速度的方向发展,体积减小会导致电路的布局布线密度变大,而信号的频率却在提高,使得串扰高发。PCB的设计、生产中,串扰是一个必须严肃对待的问题。1.线之间的间距尽量大,因为间距 ...
电子产品的发展,朝着小体积、高速度的方向发展,体积减小会导致电路的布局布线密度变大,而信号的频率却在提高,使得串扰高发。PCB的设计、生产中,串扰是一个必须严肃对待的问题。
20091336136504.jpg
1.线之间的间距尽量大,因为间距越大,电容电感之间的影响就越小,电磁场耦合也会变小。
20091336149904.jpg

3.如果不同层的信号存在干扰,那么走线时让这两层走线方向垂直,因为相互垂直的线,电场和磁场也是相互垂直的,可以减少相互间的串扰。
20091336941603.jpg
5.如果使用防护布线,尽量达到其所需要的宽度,并用过孔使防护线与返回路径短接。
以上所有信息仅作为学习交流使用,不作为任何学习和商业标准。若您对文中任何信息有异议,欢迎随时提出,谢谢!

本站资讯文章系编辑转载,转载目的在于传递更多信息,并不代表本站赞同其观点和对其真实性负责。如涉及作品内容、版权和其它问题,请在30日内与本站联系,我们将在第一时间删除内容!
[声明]本站文章版权归原作者所有 内容为作者个人观点 本站只提供参考并不构成任何投资及应用建议。
本站拥有对此声明的最终解释权。
收藏 邀请
关闭

推荐内容上一条 /1 下一条

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-1 01:20 , Processed in 0.062500 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

返回顶部