找回密码
 注册
关于网站域名变更的通知

PCB叠层注意事项

2025-6-5 16:00| 查看: 109| 评论: 0

摘要: 以下提出几点设计叠层算阻抗时的注意事项供大家参考:1,线宽宁愿宽,不要细。这是什么意思呢?因为我们知道制程里存在细的极限,宽是没有极限的。如果到时候为了调阻抗把线宽调细而碰到极限时那就麻烦了,要么增加成 ...
u=4275338203,4154106043&fm=253&fmt=auto&app=138&f=PNG.webp.jpg

以下提出几点设计叠层算阻抗时的注意事项供大家参考:
1,线宽宁愿宽,不要细。这是什么意思呢?因为我们知道制程里存在细的极限,宽是没有极限的。如果到时候为了调阻抗把线宽调细而碰到极限时那就麻烦了,要么增加成本,要么放松阻抗管控。所以在计算时相对宽就意味着目标阻抗稍微偏低,比如单线阻抗 50ohm,我们算到 49ohm 就可以了,尽量不要算到 51ohm。

2,整体呈现一个趋势。我们的设计中可能有多个阻抗管控目标,那么就整体偏大或偏小,不要 100ohm 的偏大,90ohm 的偏小。

3,考虑残铜率和流胶量。当半固化片一边或两边是蚀刻线路时,压合过程中胶会去填补蚀刻的空隙处,这样两层间的胶厚度时间会减小,残铜率越小,填的越多,剩下的越少。所以如果你需要的两层间半固化片厚度是 5mil,要根据残铜率选择稍厚的半固化片。

4,指定玻布和含胶量。看过板材 datasheet 的工程师都知道不同的玻布,不同的含胶量的半固化片或芯板的介电系数是不同的,即使是差不多高度的也可能是 3.5 和 4 的差别,这个差别可以引起单线阻抗 3ohm 左右的变化。另外玻纤效应和玻布开窗大小密切相关,如果你是 10Gbps 或更高速的设计,而你的叠层又没有指定材料,板厂用了单张 1080 的材料,那就可能出现信号完整性问题。


本站资讯文章系编辑转载,转载目的在于传递更多信息,并不代表本站赞同其观点和对其真实性负责。如涉及作品内容、版权和其它问题,请在30日内与本站联系,我们将在第一时间删除内容!
[声明]本站文章版权归原作者所有 内容为作者个人观点 本站只提供参考并不构成任何投资及应用建议。
本站拥有对此声明的最终解释权。
收藏 邀请
上一篇:常用EMC标准
下一篇:阻抗如何计算
关闭

推荐内容上一条 /1 下一条

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-1 02:29 , Processed in 0.109375 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

返回顶部